發布日期:2022-10-17 點擊率:33
Analog Devices, Inc. (NASDAQ:ADI)新推出的面向軟件定義無線電(SDR)應用的革命性解決方案--AD9361,是一款高性能、高度集成的RF Agile Transceiver?捷變收發器。該器件旨在支持多種可編程無線電應用,支持廣泛的調制方案和網絡規范(如國防電子、儀器設備、通信基礎設施等)。適用于點對點通信系統、毫微微蜂窩/微微蜂窩/微蜂窩基站,以及通用無線電系統。
AD9361有大量設計資源作為堅強后盾,ADI通信基礎設施部門的應用工程師Patrick Wiers為大家圖解射頻捷變收發器AD9361能給通信應用以及您的設計帶來哪些設計優勢。
1、集成12位DAC和ADC的RF 2×2收發器
簡化設計、降低功耗,減少占用面積,大幅縮短產品上市時間。
AD9631 不只是SDR,這款單芯片軟件可配置收發器,采用兩個獨立的接收信號路徑和兩個獨立的發射信號路徑,這些路徑可以同時工作,因此AD9631的性能超過了4G LTE等通信規范。
由于只需要使用一個AD9631,大幅減少了以前同類設計需要的大量離散電子元器件和連接器,也減小了占板面積。
2、支持TDD和FDD
采用了兩個獨立本振,發生器和接收器各用一個,使AD9631可以工作于頻分雙工(FDD)模式,或時分雙工(TDD)模式。
3、超寬的本振頻率范圍(70MHz~6GHz)
振蕩器具有70MHz~6GHz超寬的工作頻率范圍,頻率補償大小為2.5Hz。
4、超寬的射頻帶寬范圍(200KHz~56MHz)
AD9361支持的通道帶寬范圍為不到200 kHz至56 MHz。超寬的帶寬和采樣速率讓AD9631成為一款超級靈活的集成式收發器。適合大量應用。
5、其他
對于波束成形或類似應用,設計師可以同步多個AD9631收發器,支持4x4、8x8,以及更大的系統。
這種超大系統會很復雜嗎?其實并不會哦,您可以通過軟件輕松配置,另外還提供基準硬件、驅動程序和應用軟件,可以極大簡化設計!
簡單的CMOS和LVDS數據接口,可以使與基帶處理器的鏈接非常輕松!
更多收發器資料可以來論壇下載:
《射頻集成電路前端設計與無線接收發器前端設計》
下一篇: PLC、DCS、FCS三大控
上一篇: 直流PTC熱敏電阻恒溫